回到首頁
個人.家庭.數位化 - 數位之牆



產業動態 康廣科技低雜訊類比積體電路設計課程即日起 熱烈招生中
康廣科技有限公司 本新聞稿發佈於2008/05/18,由發布之企業承擔內容之立場與責任,與本站無關

由經濟部工業局半導體學院主辦,資策會承辦,康廣科技有限公司執行規劃的「97年度半導體學院計畫-低雜訊類比積體電路設計(台北班)」1班,培訓時數18小時,預計培訓30名的台灣半導體產業專業人才,由於去年各單位報名踴躍,特於97年7月8日至97年8月12日,週二晚間18:30~21:30於臺北地區上課,即日起受理報名,為台灣半導體產業厚植人力資源。

 
■ 發布/輪播新聞稿 新聞稿直達14萬電子報訂戶刊登新聞稿:按此
 
由經濟部工業局半導體學院主辦,資策會承辦,康廣科技有限公司執行規劃的「97年度半導體學院計畫-低雜訊類比積體電路設計(台北班)」1班,培訓時數18小時,預計培訓30名的台灣半導體產業專業人才,由於去年各單位報名踴躍,特於97年7月8日至97年8月12日,週二晚間18:30~21:30於臺北地區上課,即日起受理報名,為台灣半導體產業厚植人力資源。
本課程由清大電子研究所龔正教授主講,結合國立科技大學完善的教學設備,幫助培訓學員步入半導體IC設計的領域,瞭解最新的低雜訊類比積體電路設計技術的知識。
本課程首先介紹半導體元件內各種電子雜訊的物理成因,以及和Noise Figure的關係。接著再引用各種類比電路(諸如amplifiers, A/D, D/A, voltage-reference, current source/sink, comparator)的基本結構說明如何從事低雜訊電路設計的工作。最後會針對矽基板雜訊的特性說明如何從事低雜訊混合訊號IC的設計。
18小時的課程內容規劃上將以理論與實務並重包括:
 電子雜訊的特性及理論基礎
 各種電子雜訊的物理成因
 雙埠網路雜訊分析技巧
 半導體元件電子雜訊分析
 低雜訊IC設計(實例分析)
 低雜訊混合訊號IC設計
歡迎半導體產業、系統廠商之產品佈局開發與半導體相關者、與從事與半導體產業相關事務者(如產業分析、專利與智財分析、專案管理…等)在職人才。或對此議題有興趣之人員參加進修。總學費每人新台幣11,000元,工業局補助50%;學員自付5500元名額有限,敬請把握。
洽詢電話:(03)2630830 或0960091870鄧經理
或至康廣數位學苑(http://www.k-guang.com/eschool)了解活動詳情

- 新聞稿有效日期,至2008/06/18為止


聯絡人 :鄧干城
聯絡電話:0960091870
電子郵件:cooltode@k-guang.com

上一篇:康廣科技功率半導體元件課程即日起 熱烈招生中
下一篇:康廣科技嵌入式記憶體電路設計課程即日起 熱烈招生中



 
搜尋本站


最新科技評論

我在中國工作的日子(十四)阿里巴巴敢給股票 - 2023/07/02

我在中國工作的日子(十三)上億會員怎麼管理 - 2023/06/25

我在中國工作的日子(十二)最好的公司支付寶 - 2023/06/18

我在中國工作的日子(十一)兩個女人一個男人 - 2023/06/11

我在中國工作的日子(十)千團大戰影音帶貨 - 2023/06/04

我在中國工作的日子(九)電視購物轉型電商 - 2023/05/28

我在中國工作的日子(八)那些從台灣來的人 - 2023/05/21

我在中國工作的日子(七)嘉丰資本擦身而過 - 2023/05/14

我在中國工作的日子(六)跟阿福有關的人們 - 2023/05/07

■ 訂閱每日更新產業動態
RSS
RSS

當月產業動態

Information

 

 


個人.家庭.數位化 - 數位之牆

欲引用本站圖文,請先取得授權。本站保留一切權利 ©Copyright 2023, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

歡迎與本站連結!