回到首頁
個人.家庭.數位化 - 數位之牆



產業動態 賽靈思新款連結、嵌入式、DSP套件 提升系統單晶片設計的生產力與創新力
世紀奧美公關顧問公司 本新聞稿發佈於2009/12/10,由發布之企業承擔內容之立場與責任,與本站無關

全球可編程邏輯解決方案領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ: XLNX))今日宣佈推出六款新開發套件,將成為特定設計平台(Targeted Design Platforms)的產品陣容之一,以協助研發人員在設計FPGA時,能更專注於創新與差異化功能上。

 
■ 發布/輪播新聞稿 新聞稿直達14萬電子報訂戶刊登新聞稿:按此 想在你的Blog上輪播產業動態按此
 


全球可編程邏輯解決方案領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ: XLNX))今日宣佈推出六款新開發套件,將成為特定設計平台(Targeted Design Platforms)的產品陣容之一,以協助研發人員在設計FPGA時,能更專注於創新與差異化功能上。這些Virtex®-6與Spartan®-6系列專屬的開發平台,可大幅縮短達成系統效能最佳化的所需時間,並確保能達到在開發系統單晶片(SoC)時的低功耗標準。新款套件針對需要高速序列連結功能的嵌入式處理、DSP、以及系統建立流程,可提供設計團隊能調校其設計流程、全功能的IP、以及其專業領域常見的Targeted Reference Designs參考設計方案所需的最佳化工具套件。

賽靈思公司平台行銷部經理Brent Przybus表示:「每款新套件都提供一個經過驗證的入門起點,讓研發人員能從這裡著手,更快將其產品推入市場,並同時包含許多所需工具,以確保其時間都能花在創新研發方面。藉由為研發人員提供一組完整且妥善調校的研發資源,我們能協助他們立即著手進行設計,並充分利用Virtex-6與Spartan-6FPGA系列中的真正創新功能與特色。」

完整評估與開發環境
此款套件讓用戶能運用針對各種密集運算、高速、高密度SoC應用的Virtex-6系列FPGA來開發各種方案。或是採用在各種應用產品中,更加重視效能尺寸、功耗、以及成本視為關鍵考慮要素的Spartan-6系列FPGA來開發設計。每款新套件都運用FPGA系列的各項資源:包括DSP、收發器、記憶體、以及其它硬式資源,並提供可擴充的開發板、完整的開發環境、支援全功能領域的特定IP(智產)核心、Targeted Reference Designs參考設計方案、設計範例、完整文件、以及連結線,讓業者可立即著手進行入門開發。通過徹底驗證的Targeted Reference Design方案,不僅是每款新套件的核心,並可針對所支援的設計領域進行調校,或是進行修改及擴充。客戶亦可利用所得到的原始碼與模擬檔案,在設計環境中使用這些資源來建立其終端應用。

新款連結與嵌入式開發套件,是以今年稍早發表的Spartan-6 FPGA與Virtex-6 FPGA評估套件為基礎,之後還將推出賽靈思與其產業體系夥伴所提供的DSP與市場特定開發套件,包括已在今年11月發表的Virtex-6 FPGA Broadcast Connectivity Kit 開發套件。

連結功能開發
連結功能開發套件內含Targeted Reference Designs參考設計方案,其中結合FPGA內的硬式模塊,搭配賽靈思連結IP、以及Northwest Logic的關鍵第三方IP,把一個可完全擴充的PCI Express®建置在XAUI®或GbEthernet Bridge元件上。客戶可選擇完全相容的PCIe gen 1或gen 2 x1、x2、或x4在Virtex-6 FPGA套件中所支援的組態,調校DMA的各項設定以最佳化系統頻寬、外部DDR3記憶體的讀寫資料速度、以及系統環境內完整XAUI介面的鏈路。Spartan-6 FPGA 套件讓研發人員運用Northwest Logic公司完全授權的DMA引擎IP,連結至完全相容的PCIe gen 1與GbEthernet,此IP價值已超過7000美元。兩款套件都能讓設計人員量測系統頻寬,以及在主系統環境中調校出針對功耗與成本的最佳化設定。同時預先載入的Targeted Reference Designs參考設計方案並已最佳化,以成為一個採用4個完全不同時脈域,且運作速度最高達250MHz的全功能連結系統。

嵌入式設計開發
嵌入式開發套件讓軟體研發人員能運用套件內含的賽靈思SDK(軟體開發套件)環境,可立即展開研發。他們可以執行並修改Targeted Reference Design內附的範例碼,此參考設計方案採用完全建置的MicroBlaze® 32位元RISC軟式處理器核心,以及一組完整的通用處理器週邊元件,包括:UART、多埠記憶體控制器(MPMC)、快閃、三模乙太網路MAC(TEMAC)、通用I/O(GPIO)、I2C/SPI、計時器/岔斷控制器、以及除錯埠。運用EDK(嵌入式開發套件)環境,硬體設計人員可修改參考設計方案的內容,藉以達到效能、功耗、或資源使用的最佳化,包括透過擴充程式碼,以及可最佳化以達到充分運用FPGA各項資源的關鍵功能。

Tata Elxsi公司產品設計服務部經理Santosh R. Kulkarni表示:「賽靈思Spartan-6 FPGA Embedded Design Platforms大幅減少我們把無線壓縮演算軟體移植到最新低成本FPGA技術所需花費的心力。利用預先驗證的MicroBlaze處理器子系統設計,搭配DDR3記憶體控制器與Gigabit乙太網路,我們的軟體可在數小時內就在SP605機板上運作。和先前世代的設計相比,我們可看到效能提高超過50%。」

Agilent Technologies公司研發工程部的Nathan Jachimiec表示:「賽靈思最新的Spartan-6 FPGA Embedded套件讓我印象深刻。在打開套件幾分鐘後,我就能立即啟動展示檔,並快速評測MicroBlaze處理器子系統的功能,連同gigabit網路、視訊介面、以及可在800Mbps的速度下進行測試的Spartan-6 FPGA硬式DDR3記憶體控制器。機板上的FMC子卡介面,以及可客製化的Embedded參考設計方案,能讓我能輕易設定介面,以及定義我的Gigabit收發器設計。」

數位訊號處理開發
數位訊號處理開發套件將可讓演算法和硬體開發程式,都可評估這些可在終端應用中建立模塊之通用數位訊號處理要素的效能和建置方式。每款套件將包含一款針對Virtex-6和Spartan-6的最佳化Targeted Reference Design參考設計方案,並可運用DSP IP和具備System Generator設計環境的ISE Design Suite System Edition。

- 新聞稿有效日期,至2010/01/10為止


聯絡人 :世紀奧美公關
聯絡電話:02-2577-2100
電子郵件:jasminecy.yang@eraogilvy.com

上一篇:Fortinet針對雲端運算市場推出FortiSwitch交換器產品
下一篇:賽靈思新款開發套件 整合Northwest Logic DMA引擎IP

 
搜尋本站


最新科技評論

共享經濟:以人民的名義爭奪流量入口 - 2017/06/18

影音網站的未來(三) PGC孵化IP,直播更接近長尾 - 2016/10/16

影音網站的未來(二)短影音適合往社交和工具發展 - 2016/10/09

影音網站的未來(一)長尾效應與頭部效應無法兼顧 - 2016/10/02

大部分O2O 模式違反網際網路經濟特性 - 2015/02/08

融資是怎麼回事(下)什麼人能拿到投資 - 2015/01/04

融資是怎麼回事(中)讀懂投資人的唇語 - 2014/12/21

融資是怎麼回事(上)融資是迭代的過程 - 2014/12/14

奢品服務業O2O 興起,網際網路創業者的新機會 - 2014/07/20

■ 訂閱每日更新產業動態
RSS
RSS

當月產業動態

Information

 

 

 

 




個人.家庭.數位化 - 數位之牆

欲引用本站圖文,請先取得授權。本站保留一切權利 ©Copyright 2008, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

歡迎與本站連結!