回到首頁
個人.家庭.數位化 - 數位之牆



產業動態 新思科技Custom Compiler開啟客製化設計新紀元
Synopsys 本新聞稿發佈於2016/04/14,由發布之企業承擔內容之立場與責任,與本站無關

• 佈局輔助(Layout Assistants)功能,藉由使用者導引(user-guided)的佈局繞線技術,加速完成佈局規劃 • 設計中輔助(In-Design Assistants)功能,則協助設計人員透過原生設計規則核對(native design rule checks)和寄生參數萃取(parasitic extraction)來減少設計重複

 
■ 發布/輪播新聞稿 新聞稿直達14萬電子報訂戶刊登新聞稿:按此
 
• 範本輔助(Template Assistants)功能,讓設計人員能重複使用既有的客製化佈局技術
• 協同設計輔助(Co-Design Assistants)功能,則能整合客製化和數位設計流程,以加速混合訊號IC設計

(台北訊)新思科技(Synopsys)今日發表全新客製化設計解決方案Custom Compiler™,可有效應用在FinFET製程技術,讓客製化設計流程從數天縮短至數小時以提高產能。新思科技以全新自動化視覺輔助(visually-assisted automation) 技術因應客製化設計的挑戰,不但能加速設計流程,同時能減少反覆設計並增加重複利用率為了,讓FinFET佈局(layout)的產能更上層樓。而藉由與業界領先的客戶緊密合作,全新開發的Custom Compiler目前已能運用於晶圓領導廠商的最先進製程節點量產,並支援FinFET製程技術。

新思科技執行副總裁暨設計事業群總經理Antun Domic表示:「隨著SoC設計複雜度與日俱增,現有的客製化設計工具已不敷使用,更徨論要因應FinFET製程複雜的設計規則所帶來的挑戰;Custom Compiler創新的輔助工具將能協助設計人員應付FinFET設計中困難的佈局挑戰,同時大幅提升產能。」

自動化視覺輔助 (Visually Assisted Automation)
Custom Compiler輔助(Custom Compiler Assistant)是一套有助於提升產能的工具,運用佈局設計人員所熟悉的圖像使用模式(graphical use model),以減少編寫複雜程式碼及限制條件(constraints)。藉由Custom Compiler,無須額外設定便能自動執行例行性及重複性的任務;以下是Custom Complier提供的四種輔助工具:佈局(Layout)輔助、設計中(In-Design)輔助、範本(Template)輔助以及協同設計(Co-Design)輔助。

• 佈局輔助利用使用者導引(user-guided)的佈局繞線自動化,加速完成佈局規劃。繞線器(router)對連結FinFET陣列(array)或large-M factor電晶體是很理想的工具,它能自動複製連結並產生pin tap,使用者只需利用滑鼠引導繞線器,繞線器便會自行填補細節;佈線器(placer)則利用創新方法進行元件佈局,它允許使用者執行連續修正,提供佈線選擇的同時也讓佈線設計者享有完全的掌控權,且無須輸入任何up-front文字限制條件。

• 設計中輔助透過在signoff驗證之前即擷取物理(physical)及電性(electrical)誤差,以減少設計重複。Custom Compiler除了擁有內建(built-in)可快速運作並隨時啟動的設計規則核對(design rule checking ,DRC)引擎外也包含了電遷移(electromigration)檢查、電阻和電容萃取(extraction)等功能。有別於其他電荷感知(electrically-aware)工具,Custom Complier的萃取功能是根據新思科技的StarRC™引擎標準所設計的。

• 範本輔助協助設計人員重複使用既有的客製化佈局技術,讓先前的佈局決策更容易運用在新的設計中。範本輔助還可以記憶佈線輔助中佈線器和繞線器所進行的工作,同時能聰明地辨識出先前已完成的類似電路設計,讓使用者可以將同樣的佈局繞線模式作為範本,並運用在新的電路設計。Custom Compiler也包含已預先載入的常用電流鏡(current mirror)、位階轉換器(level shifter)及差動對線(differential pair)等內建電路範本。

• 協同設計輔助整合IC Compiler™的佈局繞線系統和Custom Compiler,提供客製化及數位實作整合解決方案。使用者可以各別使用Custom Compiler 和IC Compiler的指令,在Custom Compiler和IC Compiler來回作業以修正設計流程。藉由協同設計輔助,IC Compiler的使用者可以在任何實作階段,針對其數位設計進行完全客製化的編修;同樣的,Custom Complier的使用者也可以在其客製化設計中,利用IC Compiler執行數位區塊(digital block)。協同設計輔助的無損耗(lossless)和多重雙向(multi-roundtrip)特色能確保同步進行數位及客製化資料庫中的所有的調整。

新思科技執行副總裁暨解決方案事業群總經理Joachim Kunkel說道:「身為類比/混合訊號半導體IP的領導廠商,新思科技的團隊在晶圓製造開發初期便已經接觸到FinFET相關的設計挑戰。我們看到從標準單元(standard cell) 到高效能SerDes等各式IP開發計畫都需大量投入心力於佈局規劃,於是要求Custom Compiler開發團隊專注於改善FinFET佈局的產能。Custom Compiler的佈線輔助功能,讓我們能實際執行新穎的佈局方法論,將許多佈局任務的執行時間從數天縮短至數小時。」
全新推出全方位客製化解決方案
Custom Compiler乃根據業界標準Open Access資料庫所開發,提供範圍擴及電路圖(schematics)、模擬分析及佈局等開放環境。Custom Compiler與新思科技的電路模擬、實體驗證(physical verification)及數位實作(digital implementation)等工具整合,可提供全面性的客製化設計解決方案。欲知更多關於Custom Compiler的資訊,請造訪www.customcompiler.info。

關於新思科技
新思科技是為開發日常所需的電子產品及軟體應用的創新公司提供「矽晶到軟體(Silicon to Software™)」解決方案的合作夥伴。身為全球第16大的軟體公司,新思科技長期以來是全球電子設計自動化(EDA)和半導體IP領域的領導者,同時透過旗下Coverity®解決方案,也成為能提供軟體品質及安全測試的領導廠商。不論是針對開發先進半導體系統單晶片(SoC)的設計工程師,或正在撰寫應用程式且要求高品質及安全性解決方案的軟體開發工程師,新思科技都能提供所需的解決方案,以協助工程師完成創新、高品質並兼具安全性的產品。更多詳情請造訪:http://www.synopsys.com。

###
新聞聯繫:
台灣新思科技
何茂宗 電話: (02) 23453020分機55826
吳俊瑩 電話: (03) 5794567 分機 30515

- 新聞稿有效日期,至2016/05/14為止


聯絡人 :李玲嫣
聯絡電話:2704-3024*154
電子郵件:alice.li@veda.com.tw

上一篇:洞察企業價值鏈,一同迎接智慧革命新視野!│研討會即日起報名
下一篇:新思科技Custom Compiler獲台積公司認證



 
搜尋本站


最新科技評論

我在中國工作的日子(十四)阿里巴巴敢給股票 - 2023/07/02

我在中國工作的日子(十三)上億會員怎麼管理 - 2023/06/25

我在中國工作的日子(十二)最好的公司支付寶 - 2023/06/18

我在中國工作的日子(十一)兩個女人一個男人 - 2023/06/11

我在中國工作的日子(十)千團大戰影音帶貨 - 2023/06/04

我在中國工作的日子(九)電視購物轉型電商 - 2023/05/28

我在中國工作的日子(八)那些從台灣來的人 - 2023/05/21

我在中國工作的日子(七)嘉丰資本擦身而過 - 2023/05/14

我在中國工作的日子(六)跟阿福有關的人們 - 2023/05/07

■ 訂閱每日更新產業動態
RSS
RSS

當月產業動態

Information

 

 


個人.家庭.數位化 - 數位之牆

欲引用本站圖文,請先取得授權。本站保留一切權利 ©Copyright 2023, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

歡迎與本站連結!