回到首頁
個人.家庭.數位化 - 數位之牆



產業動態 新思科技數位與客製化設計平台通過台積公司5奈米EUV製程技術的認證
頤德國際 本新聞稿發佈於2018/10/17,由發布之企業承擔內容之立場與責任,與本站無關

重點摘要: • IC Compiler II 與Design Compiler Graphical能提供一致的流程,達到最佳的功耗、效能與面積表現。 • StarRC、PrimeTime與PrimeTime PX能實現全流程實作及簽核支援,以達成時序與功耗分析。 • 新思科技客製化平台具備先進的模擬解決方案,支援最新5奈米設計規則與FinFET裝置模型。

 
■ 發布/輪播新聞稿 新聞稿直達14萬電子報訂戶刊登新聞稿:按此
 
新思科技近日宣布其數位與客製化設計平台已通過台積公司最先進極紫外光微影(extreme-ultra-violate,EUV)5奈米製程技術的認證。此項認證乃植基於雙方在EUV製程上多年來的廣泛合作,進而提供高度優化的設計解決方案,加速新一代設計的發展。

Design Compiler® Graphical synthesis工具經過嚴格的5奈米實施驗證(enablement validation),並在時序、面積、功耗和congestion等方面與IC Compiler™ II佈局繞線呈現相關性。透過通路銅柱(via-pillar)優化的增強、多位元記憶庫存(multibit banking)、腳連結(pin-access)優化等創新技術,Design Compiler Graphical 5奈米功能可提升效能、功耗與面積的表現。

實現高設計密度的關鍵在於IC Compiler II中的增強功能,可在優化過程中直接處理複雜、多變量(multi-variant)及二維元件擺置(cell placement),同時將下游的可繞線度(routability)及整體的設計收斂(convergence)達到最大。

新思科技PrimeTime®時序分析與簽核解決方案中的參數晶片內變異(Parametric on-chip variation,POCV)分析經強化後,能準確地掌握因製程微縮(process scaling)與近臨界區超低功耗(near-threshold ultra-low-voltage)的節能運作所增加的非線性變化。此外,物理感知(physically-aware)ECO經擴充後能支援更複雜的佈局與電網設計規則,以改善雍塞(congestion)、佈局,並提升腳連結感知(pin access awareness)。

台積公司設計建構行銷處資深處長Suk Lee表示:「5奈米EUV製程技術是台積公司的核心里程碑,它將持續擴展我們在業界的最佳製程技術領導地位。我們與新思科技就流程的簡化與結果效率(time-to-results)的提升保持密切合作,讓雙方共同的客戶可以採用此新製程技術與新思科技設計平台。這項合作關係將為高效能運算與超低功耗行動應用帶來最大的process entitlement,我們也期待雙方能就下一代節點持續進行合作。」

新思科技行銷副總裁Michael Jackson說道:「先期的路徑搜尋(path-finding)與台積公司的廣泛合作,讓共同客戶能充分利用台積公司5奈米製程技術及新思科技的設計平台。雙方的合作也加速客戶取得5奈米製程技術,協助讓當前最高密度的設計快速進入量產,並具備同級最佳的功耗、效能與面積表現。」

應用於台積公司5奈米製程技術的新思科技設計平台之技術檔案、程式庫及寄生數據(parasitic data)已可透過台積公司取得。通過台積公司5奈米FinFET製程認證的新思科技設計平台主要產品功能包刮:
• IC Compiler II 佈局繞線:全自動、支援全著色(full-color)繞線及萃取、能減少cell footprint shrink的全新佈局(placement)與legalization technologies,以及用以達成高設計運用的advanced legalization及腳連接建模(pin-access modeling)。
• PrimeTime簽核時序(signoff timing):針對低功率與強化的ECO技術提供先進變異建模(variation modeling),以支援新實體設計規則。
• PrimeTime PX功耗分析:先進的功耗建模(power modeling),能準確地分析超高密度標準元件設計的漏電效應。
• StarRC簽核萃取:先進建模可處理5奈米裝置,以及通用技術文件以確保從合成、佈局繞線到簽核的寄生萃取(parasitic extraction)一致性。
• IC Validator實體簽核:直接開發合格的DRC、LVS及填充程序執行檔(fill runset),並在台積公司發佈設計規則的同一時間一併釋出。
• HSPICE®、CustomSim™ 及FineSim® 模擬解決方案:具備支援蒙特卡羅法(Monte Carlo)的FinFET裝置建模;為類比、邏輯、高頻率及SRAM設計帶來準確的電路模擬成果。
• CustomSim可靠度分析:用於5奈米EM規則的精確動態電晶體層級IR/EM分析,以及用於統計EM規劃的FIT運算。
• Custom Compiler™客製化設計:支援新的5奈米設計規則、著色流程、poly track region及新的MEOL連結要求。
• NanoTime客製化時序分析:為5奈米裝置帶來執行時間與記憶體優化、為FinFET堆疊(stack)提供POCV分析,並為客製化邏輯、宏單元(macros)與嵌入式SRAM提供強化的訊號完整性分析。
• ESP-CV客製化功能驗證:為SRAM、宏單元(macros)及元件庫單元(library cell)設計進行電晶體層級(transistor-level)的符號等效性(symbolic equivalence)檢查。

關於Synopsys
新思科技是專為開發電子產品及軟體應用的創新公司,也是提供「矽晶到軟體(Silicon to Software™)」解決方案的最佳合作夥伴。身為全球第15大的軟體公司,新思科技長期以來是全球電子設計自動化(EDA)和半導體IP領域的領導者,並發展成為提供軟體品質及安全測試的領導廠商。不論是針對開發先進半導體系統單晶片(SoC)的設計工程師,或正在撰寫應用程式且要求高品質及安全性的軟體開發工程師,新思科技都能提供所需的解決方案,以協助工程師完成創新、高品質並兼具安全性的產品。更多詳情請造訪:http://www.synopsys.com。

- 新聞稿有效日期,至2018/11/17為止


聯絡人 :吳英慈
聯絡電話:0936571525
電子郵件:Joyce.Wu@veda.com.tw

上一篇:新思科技數位與客製化設計平台通過台積公司5奈米EUV製程技術的認證
下一篇:新思科技設計平台有效支援台積公司多晶片 3D-IC先進封裝技術



 
搜尋本站


最新科技評論

我在中國工作的日子(十四)阿里巴巴敢給股票 - 2023/07/02

我在中國工作的日子(十三)上億會員怎麼管理 - 2023/06/25

我在中國工作的日子(十二)最好的公司支付寶 - 2023/06/18

我在中國工作的日子(十一)兩個女人一個男人 - 2023/06/11

我在中國工作的日子(十)千團大戰影音帶貨 - 2023/06/04

我在中國工作的日子(九)電視購物轉型電商 - 2023/05/28

我在中國工作的日子(八)那些從台灣來的人 - 2023/05/21

我在中國工作的日子(七)嘉丰資本擦身而過 - 2023/05/14

我在中國工作的日子(六)跟阿福有關的人們 - 2023/05/07

■ 訂閱每日更新產業動態
RSS
RSS

當月產業動態

Information

 

 


個人.家庭.數位化 - 數位之牆

欲引用本站圖文,請先取得授權。本站保留一切權利 ©Copyright 2023, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

歡迎與本站連結!